دستگاه منطقی قابل برنامه ریزی پیچیده EPM7128AETC100-10N MAX7000A EPM7128 CPLD
دستگاه منطقی قابل برنامه ریزی پیچیده EPM7128AETC100-10N,MAX7000A EPM7128,CPLD
,MAX7000A EPM7128
,CPLD Complex Programmable Logic Device
مدارهای مجتمع EPM7128AETC100-10N MAX7000A (IC) EPM7128 CPLD (دستگاه های منطقی قابل برنامه ریزی پیچیده)
مدارهای مجتمع EPM7128AETC100-10N MAX7000A (IC) EPM7128 CPLD (دستگاه های منطقی قابل برنامه ریزی پیچیده)
آی سی CPLD 128MC 10NS 100TQFP
مشخصات:
شماره قطعه | EPM7128AETC100-10N |
دسته بندی
|
مدارهای مجتمع (IC)
|
جاسازی شده - CPLD (دستگاه های منطقی قابل برنامه ریزی پیچیده)
|
|
سلسله
|
MAX7000A
|
بسته
|
سینی
|
وضعیت قطعه
|
منسوخ شده
|
نوع قابل برنامه ریزی
|
در سیستم قابل برنامه ریزی
|
زمان تاخیر tpd (1) حداکثر
|
10 ns
|
منبع ولتاژ - داخلی
|
3 ولت ~ 3.6 ولت
|
تعداد عناصر / بلوک های منطقی
|
8
|
تعداد ماکروسل ها
|
128
|
تعداد دروازه ها
|
2500
|
تعداد ورودی/خروجی
|
84
|
دمای عملیاتی
|
0°C ~ 70°C (TA)
|
نوع نصب
|
نصب سطحی
|
بسته / مورد
|
100-TQFP
|
بسته دستگاه تامین کننده
|
100-TQFP (14x14)
|
شماره محصول پایه
|
EPM7128
|
معماری MAX 7000A شامل عناصر زیر است:
بلوک های آرایه منطقی (LAB)
ماکروسل ها
شرایط محصول توسعه دهنده (قابل اشتراک گذاری و موازی)
آرایه اتصال قابل برنامه ریزی
بلوک های کنترل ورودی/خروجی معماری MAX 7000A شامل چهار ورودی اختصاصی است که می توانند به عنوان ورودی های همه منظوره یا به عنوان سیگنال های کنترل سراسری پرسرعت (ساعت، سیگنال روشن و دو سیگنال فعال خروجی) برای هر ماکروسل و پین I/O استفاده شوند. .
توضیحات کلی:
دستگاههای MAX 7000A (شامل MAX 7000AE) دستگاههایی با چگالی بالا و عملکرد بالا بر اساس معماری MAX نسل دوم Altera هستند.دستگاه های EEPROMbased MAX 7000A که با تکنولوژی پیشرفته CMOS ساخته شده اند، با ولتاژ تغذیه 3.3 ولت کار می کنند و 600 تا 10000 گیت قابل استفاده، ISP، تاخیر پین به پین تا 4.5 ns و سرعت شمارنده تا 227.3 مگاهرتز ارائه می کنند.دستگاههای MAX 7000A در درجههای سرعت -4، -5، -6، -7 و برخی -10- با الزامات زمانبندی برای عملکرد 33 مگاهرتز مشخصات گذرگاه محلی PCI (PCI SIG) سازگار هستند.
امکانات:
دستگاه های منطقی قابل برنامه ریزی مبتنی بر EEPROM 3.3-V با کارایی بالا (PLD) که بر اساس معماری نسل دوم ماتریکس آرایه چندگانه (MAX®) ساخته شده اند (جدول 1 را ببینید)
قابلیت برنامه ریزی در سیستم 3.3 ولت (ISP) از طریق IEEE Std.1149.1 رابط مشترک گروه اقدام آزمایشی (JTAG) با قابلیت قفل پین پیشرفته - مدار برنامهریزی درون سیستم (ISP) دستگاه MAX 7000AE مطابق با IEEE Std.1532 - مدارهای ISP دستگاه EPM7128A و EPM7256A سازگار با IEEE Std.1532
مدار تست اسکن مرزی داخلی (BST) مطابق با IEEE Std.1149.1
از آزمون استاندارد JEDEC Jam و زبان برنامه نویسی (STAPL) JESD-71 پشتیبانی می کند
ویژگیهای ISP پیشرفته - الگوریتم ISP پیشرفته برای برنامهنویسی سریعتر (به استثنای دستگاههای EPM7128A و EPM7256A) - بیت ISP_Done برای اطمینان از برنامهنویسی کامل (به استثنای دستگاههای EPM7128A و EPM7256A) - مقاومت در پینهای ورودی/خروجی در حین برنامهریزی در سیستم
سازگار با پین با دستگاه های محبوب 5.0-V MAX 7000S
PLD های با چگالی بالا از 600 تا 10000 گیت قابل استفاده
دامنه دمایی گسترده
آینده های بیشتر:
تأخیر منطقی پین به پین 4.5 ثانیه با فرکانس شمارنده تا 227.3 مگاهرتز
رابط ورودی/خروجی MultiVoltTM هسته دستگاه را قادر میسازد تا با ولتاژ 3.3 ولت کار کند، در حالی که پینهای ورودی/خروجی با سطوح منطقی 5.0-V، 3.3-V و 2.5-V سازگار هستند.
تعداد پینها از 44 تا 256 در انواع بستههای تخت چهارگانه نازک (TQFP)، بستههای تخت چهارگانه پلاستیکی (PQFP)، آرایههای شبکه توپی (BGA)، FineLine BGATM صرفهجویی در فضا، و بستههای حامل تراشه J-lead پلاستیکی (PLCC) متغیر است. .پشتیبانی از سوکت داغ در دستگاه های MAX 7000AE
ساختار مسیریابی پیوسته آرایه اتصال قابل برنامه ریزی (PIA) برای عملکرد سریع و قابل پیش بینی
سازگار با PCI
معماری اتوبوس پسند، از جمله کنترل سرعت قابل برنامه ریزی
گزینه خروجی تخلیه باز
ثبتهای ماکروسل قابل برنامهریزی با کنترلهای روشن، از پیش تعیین شده، ساعت و ساعت فعال میشوند
حالت های روشن و قابل برنامه ریزی برای رجیسترهای ماکروسل در دستگاه های MAX 7000AE
حالت صرفه جویی انرژی قابل برنامه ریزی برای کاهش 50% یا بیشتر در هر ماکروسل
توزیع مدت محصول توسعه دهنده قابل تنظیم، اجازه می دهد تا 32 عبارت محصول در هر ماکروسل
بیت امنیتی قابل برنامه ریزی برای محافظت از طرح های اختصاصی
سیگنال های 6 تا 10 پین یا منطق محور را فعال می کند
دو سیگنال ساعت جهانی با وارونگی اختیاری
منابع ارتباطی پیشرفته برای مسیریابی بهبود یافته
زمانهای تنظیم ورودی سریع توسط یک مسیر اختصاصی از پین ورودی/خروجی به رجیسترهای ماکروسل ارائه میشود
کنترل سرعت خروجی قابل برنامه ریزی
پین های زمین قابل برنامه ریزی
پشتیبانی طراحی نرم افزار و مکان و مسیر خودکار توسط سیستم های توسعه Altera برای رایانه های شخصی مبتنی بر ویندوز و Sun SPARCstation و ایستگاه های کاری HP 9000 Series 700/800 ارائه شده توسط EDIF 2 0 0 و 3 0 0 netlist. ، کتابخانه ای از ماژول های پارامتری (LPM)، Verilog HDL، VHDL و سایر رابط های ابزارهای محبوب EDA از تولیدکنندگانی مانند Cadence، Exemplar Logic، Mentor Graphics، OrCAD، Synopsys، Synplicity، و VeriBest Programming پشتیبانی با واحد برنامه نویسی Master Altera (MPU) )، کابل ارتباطی (USB) سریال/گذرگاه سریال جهانی MasterBlasterTM، کابل دانلود پورت موازی ByteBlasterMVTM، و کابل دانلود سریال BitBlasterTM، و همچنین سخت افزار برنامه نویسی از سازندگان شخص ثالث و هر فایل JamTM STAPL (.jam)، Jam Byte-Code فایل (jbc.) یا فایل با فرمت برداری سریال- (svf.) دارای تستر درون مدار.
اطلاعات سفارش MAX7000A:
EPM7032AE
EPM7064AE
EPM7128AE
EPM7256AE
EPM7512AE